# Современные 32-разрядные ARM-микроконтроллеры серии STM32: базовые таймеры

### Олег Вальпа

В статье приведено описание таймеров 32-разрядных ARM-микроконтроллеров серии STM32 от компании STMicro-electronics. Рассмотрена архитектура и состав регистров базовых таймеров, а также приведены практические примеры программ.

#### **ВВЕДЕНИЕ**

ля любого микроконтроллера таймер является одним из важнейших узлов, который позволяет очень точно отсчитывать интервалы времени, считать импульсы, поступающие на входы, генерировать внутренние прерывания, формировать сигналы с широтно-импульсной модуляцией (ШИМ) и поддерживать процессы прямого доступа к памяти (ПДП).

Микроконтроллер STM32 [1] имеет в своем составе несколько типов таймеров, отличающихся друг от друга по функциональному назначению.

Первый тип таймеров является самым простым и представляет собой базовые таймеры (Basic Timers). К данному типу принадлежат таймеры TIM6 и TIM7. Эти таймеры очень просто настраиваются и управляются при помощи минимума регистров. Они способны отсчитывать интервалы времени и генерировать прерывания при достижении таймером заданного значения.

Второй тип представляет собой таймеры общего назначения (General-Purpose Timers). К нему относятся таймеры с ТІМ2 по ТІМ5 и таймеры с ТІМ12 по ТІМ17. Они могут генерировать ШИМ, считать импульсы, поступающие на определенные выводы микроконтроллера, обрабатывать сигналы от энкодера и т.п.

Третий тип определяет таймеры с развитым управлением (Advanced-

Control Timer). К этому типу относится таймер ТІМ1, который способен выполнять все перечисленные выше операции. Кроме того, на основе данного таймера можно построить устройство, способное управлять трехфазным электроприводом.

# **УСТРОЙСТВО БАЗОВОГО ТАЙМЕРА**

рассмотрим устройство и работу базового таймера, структурная схема которого представлена на рисунке 1.

Базовый таймер построен на основе 16-битных регистров. Его основой является счетный регистр TIMx\_CNT. (Здесь и далее символ «х» заменяет номер 6 или 7 для базовых таймеров TIM6 и TIM7 соответственно.) Предварительный делитель TIMx\_PSC позволяет регулировать частоту тактовых импульсов для счетного регистра, а регистр авто-

загрузки TIMx\_ARR дает возможность задавать диапазон отсчета таймера. Контроллер запуска и синхронизации вместе с регистрами управления и состояния служат для организации режима работы таймера и позволяют контролировать его функционирование.

Благодаря своей организации счетчик таймера может считать в прямом и в обратном направлении, а также до середины заданного диапазона в прямом, а затем в обратном направлении.

На вход базового таймера может подаваться сигнал от нескольких источников, в том числе тактовый сигнал синхронизации от шины APB1, внешний сигнал или выходной сигнал других таймеров, подаваемый на выводы захвата и сравнения.

Таймеры ТІМ6 и ТІМ7 тактируются от шины APB1. Если использовать кварцевый резонатор с частотой 8 МГц и заводские настройки тактирования по умолчанию, то тактовая частота с шины синхронизации APB1 составит 24 МГц.

#### РЕГИСТРЫ БАЗОВОГО ТАЙМЕРА

Втаблице 1 приведена карта регистров для базовых таймеров ТІМ6 и ТІМ7.



Рис. 1. Структурная схема базового таймера

| Табли | ца 1. Карта ре | егистр | ов т                                 | ļЛЯ | бо | 130 | вы) | Таблица 1. Карта регистров для базовых таймеров ТІМ6 и ТІМ7<br>Сдвиг Регистр 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
|-------|----------------|--------|--------------------------------------|-----|----|-----|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|----|------|----|-----|---|----|----|-----|-----|------------|----|---|-----|---|------|----|-----|-----|----|-----|-----|-------|------|-------|------|---|---|---|---|----|-----|----|---|
| Сдвиг | Регистр        | 31     | 30                                   | ) 2 | 29 | 28  | 27  | 2                                                                                                                                                                  | 6 2 | 25 | 24   | 23 | 3 2 | 2 | 21 | 20 | 1   | 9   | 18         | 17 | 1 | 6 1 | 5 | 14   | 13 | 3 1 | 12  | 11 | 1   | 0   | 9     | 8    | 7     | 6    | T | 5 | 4 | 3 | 2  | T   | 1  | 0 |
| 0x00  | TIMx_CR1       | Резерв |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   | ARPE |    | Pes | зер | В  | OPM | URS | טוכוו | SIDN | CEN   |      |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    | 0  |     |     |            |    | 0 | 0   | ( | )    | 0  |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x04  | TIMx_CR2       |        | Резерв MMS[2:0] Резерв               |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     | 200 | <b>.</b> D |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    | ге | зер | ıB  |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       | 0    |   | 0 | 0 |   | ге | зер | )B |   |
| 0x08  | Резерв         |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x0C  | TIMx_DIER      |        | гезерв                               |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     | NE         |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     | 0   |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x10  | TIMx_SR        |        | Резерв 5                             |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     | UIF        |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     | 0   |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x14  | TIMx_EGR       |        | гезерв 🗀                             |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     | NG  |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| •     | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     | 0   |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x18  | Резерв         |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x1C  | Резерв         |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x20  | Резерв         |        |                                      |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x24  | TIMx_CNT       |        |                                      |     |    |     |     |                                                                                                                                                                    |     | D  |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     | C     | NT   | [15:0 | 5:0] |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        | Резерв 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    | )  | 0   |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
| 0x28  | TIMx_PSC       |        | Резерв                               |     |    |     |     |                                                                                                                                                                    |     |    |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     |       |      |       |      |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     | ٢  | e36  | JB |     |   |    |    |     |     |            |    |   |     | 0 | 0    | 0  | T   | 0   | 0  | (   | )   | 0     | 0    | 0     | 0    |   | 0 | 0 | 0 | 0  | (   | )  | 0 |
| 0x2C  | TIMx_ARR       |        |                                      |     |    |     |     |                                                                                                                                                                    |     | D  |      |    |     |   |    |    |     |     |            |    |   |     |   |      |    |     |     |    |     |     | A     | ARR[ | 15:0  | )]   |   |   |   |   |    |     |    |   |
|       | Исх.значение   |        |                                      |     |    |     |     |                                                                                                                                                                    |     | r  | езер | JB |     |   |    |    |     |     |            |    |   |     | 0 | 0    | 0  | Τ   | 0   | 0  | (   | )   | 0     | 0    | 0     | 0    | T | 0 | 0 | 0 | 0  | (   | )  | 0 |

Базовые таймеры включают в свой • состав следующие 8 регистров:

- TIMx\_CNT Counter (счетный регистр);
- TIMx\_PSC—Prescaler(предварительный делитель);
- TIMx\_ARR Auto Reload Register (регистр автоматической загрузки);
- TIMx\_CR1 Control Register 1 (регистр управления 1);
- TIMx\_CR2 Control Register 2 (регистр управления 2);
- TIMx\_DIER DMA Interrupt Enable Register (регистр разрешения ПДП и прерываний);
- TIMx\_SR Status Register (статусный регистр);
- TIMx\_EGR Event Generation Register (регистр генерации событий).
   Регистры TIMx\_CNT, TIMx\_PSC и

TIMx\_ARR используют 16 информационных разрядов и позволяют записывать значения от 0 до 65535.

Частота тактовых импульсов для счетного регистра TIMx\_CNT, прошедших через делитель TIMx\_PSC, рассчитывается по формуле:

$$Fcnt = Fin/(PSC + 1),$$

где Fcnt — частота импульсов счетного регистра таймера; Fin — тактовая частота; PSC — содержимое регистра TIMx\_PSC таймера, определяющее коэффициент деления.



## АВТОРИЗОВАНИЙ ДИСТРИБ'ЮТОР



Авторизований дистриб'ютор STMicroelectronics, NXP та Vishay в Україні

м. Київ, вул. Бориспільська, 9Д тел. +38 (044) 567-44-48, (067) 219-27-86 +38 (044) 566-79-03 info@mastek.com.ua www.mastek.com.ua

MUKPOKOHTPOAAEPЫ CHIP NEWS YKPANHA

Если записать в регистр TIMx\_PSC значение 23999, то счетный регистр TIMx\_CNT при тактовой частоте 24 МГц будет изменять свое значение 1000 раз в секунду.

Регистр автоматической загрузки хранит значение для загрузки счетного регистра TIMx\_CNT. Обновление содержимого регистра TIMx\_CNT производится после его переполнения или обнуления, в зависимости от заданного для него направления счета.

Регистр управления TIMx\_CR1 имеет несколько управляющих разрядов.

Разряд ARPE разрешает и запрещает буферирование записи в регистр автоматической загрузки TIMx\_ARR. Если этот бит равен нулю, то при записи нового значения в TIMx\_ARR оно будет загружено в него сразу. Если бит ARPE равен единице, то загрузка в регистр произойдет после события достижения счетным регистром предельного значения.

Разряд ОРМ включает режим «одного импульса». Если он установлен, после переполнения счетного регистра счет останавливается и происходит сброс разряда СЕN.

Разряд UDIS разрешает и запрещает генерирование события от таймера. Если он обнулен, то событие будет генерироваться при наступлении условия генерирования события, то есть при переполнении таймера или при программной установке в регистре TIMx EGR разряда UG.

Разряд CEN включает и отключает таймер. Если обнулить этот разряд, то будет остановлен счет, а при его установке счет будет продолжен. Входной делитель при этом начнет счет с нуля.

Регистр управления TIMx\_CR2 имеет три управляющих разряда MMS2... MMS0, которые определяют режим мастера для таймера.

В регистре TIMx\_DIER используется два разряда. Разряд UDE разрешает и запрещает выдавать запрос DMA (ПДП) при возникновении события. Разряд UIE разрешает и запрещает прерывание от таймера.

В регистре TIMx\_SR задействован только один разряд UIF в качестве флага прерывания. Он устанавливается аппаратно, при возникновении события от таймера. Сбрасывать его нужно программно.

Регистр TIMx\_EGR содержит разряд UG, который позволяет программно генерировать событие «переполнение счетного регистра». При установке этого разряда, происходит генерация события и сброс счетного регистра и предварительного делителя. Обнуляется этот разряд аппаратно. Благодаря этому разряду можно программно генерировать событие от таймера, и тем самым принудительно вызывать функцию обработчика прерывания таймера.

Рассмотрим назначение регистров управления и состояния таймера на конкретных примерах программ.

#### ПРИМЕРЫ ПРОГРАММ

ля запуска таймера необходимо выполнить несколько операций, таких как подача тактирования на таймер и инициализация его регистров. Рассмотрим эти операции на основе примеров программ для работы с таймерами.

Довольно часто в процессе программирования возникает задача реализации временных задержек. Для решения данной задачи необходима функция формирования задержки. Пример такой функции на основе базового таймера ТІМ7 для STM32 приведен в листинге 1.

Эта функция может формировать задержки в микросекундах или миллисекундах в зависимости от параметра «t». Длительность задержки задается параметром «n».

В данной программе задействован режим одного прохода таймера ТІМ7, при котором счетный регистр CNT выполняет счет до значения переполнения, записанного в регистре ARR. Когда эти значения сравняются, таймер остановится. Факт остановки таймера ожидается в цикле while, путем проверки бита CEN статусного регистра CR1.

Включение тактирования таймеров производится однократно в главном модуле программы при их инициализации. Базовые таймеры подключен к шине APB1, поэтому подача тактовых импульсов выглядит следующим образом:

```
RCC->APB1ENR |= RCC_APB1ENR_TIM6EN;

// Включить тактирование на TIM6

RCC->APB1ENR |= RCC_APB1ENR_TIM7EN;

// Включить тактирование на TIM7
```

Описанный выше программный способ формирования задержки имеет существенный недостаток, связанный с тем, что процессор вынужден заниматься опросом флага на протяжении всего времени задержки и поэтому не имеет возможности в это время выполнять другие задачи. Устранить такой недостаток можно с помощью использования режима прерываний от таймера.

Функции обработки прерывания для базовых таймеров обычно выглядят следующим образом:

```
void TIM7_IRQHandler()
{
TIM7->SR &= ~TIM_SR_UIF; //
Обнулить флаг
// Выполнить операции
}
void TIM6_DAC_IRQHandler()
{
// Если событие от TIM6
if(TIM6->SR & TIM_SR_UIF)
{
TIM6->SR &= ~TIM_SR_UIF; //
Обнулить флаг
// Выполнить операции
}
}
```

Рассмотрим пример программы для организации задержки на базовом таймере ТІМ6, которая использует прерывания от таймера. Для контроля выполнения программы задействуем один из выводов микроконтроллера для управления светодиодными индикаторами, которые должны будут переключаться с периодичностью, определяемой программной задержкой, организованной на таймере ТІМ6.

Пример такой программы приведен в листинге 2.

#### Листинг 1

```
#define FAPB1 24000000 // Тактовая частота шины APB1
// Функция задержки в миллисекундах и микросекундах
void delay(unsigned char t, unsigned int n)
{
// Загрузить регистр предварительного делителя PSC
If(t = = 0) TIM7->PSC = FAPB1/1000000-1; // для отсчета микросекунд
If(t = = 1) TIM7->PSC = FAPB1/100001; // для отсчета миллисекунд
TIM7->ARR = n; // Загрузить число отсчетов в регистр автозагрузки ARR
TIM7->EGR |= TIM_EGR_UG; // Сгенерировать событие обновления
// для записи данных в регистры PSC и ARR
TIM7->CR1 |= TIM_CR1_CEN|TIM_CR1_OPM; // Пуск таймера
// путем записи бита разрешения счета CEN
// и бита режима одного прохода ОРМ в регистр управления CR1
while (TIM7->CR1&TIM_CR1_CEN != 0); // Ожидание окончания счета
}
```

#### Листинг 2

```
// Подключение библиотек
#include <stm32f10x.h>
#include <stm32f10x_gpio.h>
#include <stm32f10x rcc.h>
#include <stm32f10x_tim.h>
#include <misc.h>
// Назначение выводов для светодиодных индикаторов
enum { LED1 = GPIO_Pin_8, LED2 = GPIO_Pin_9 };
// Функция инициализации портов управления светодиодными индикаторами
void init_leds()
  RCC_APB2PeriphClockCmd(RCC_APB2Periph_GPIOC, ENABLE);
  GPIO_InitTypeDef gpio;
  GPIO_StructInit(&gpio);
  gpio.GPIO_Mode = GPIO_Mode_Out_PP;
  gpio.GPIO Pin = LED1 | LED2;
  GPIO_Init(GPIOC, &gpio);
// Функция инициализации таймера TIM6
void init_timer_TIM6()
// Включить тактирование таймера
RCC_APB1PeriphClockCmd(RCC_APB1Periph_TIM6, ENABLE);
TIM_TimeBaseInitTypeDef base_timer;
TIM TimeBaseStructInit(&base timer);
// Задать делитель равным 23999
base_timer.TIM_Prescaler = 24000 - 1;
// Задать период равным 500 мс
base_timer.TIM_Period = 500;
TIM_TimeBaseInit(TIM6, &base_timer);
// Разрешить прерывание по переполнению счетчика таймера
TIM_ITConfig(TIM6, TIM_IT_Update, ENABLE);
// Включить таймер
TIM_Cmd(TIM6, ENABLE);
// Разрешить обработку прерывания по переполнению счетчика таймера
NVIC_EnableIRQ(TIM6_DAC_IRQn);
// Функция обработки прерывания таймера
void TIM6_DAC_IRQHandler()
// Если произошло прерывание по переполнению счетчика таймера ТІМ6
if (TIM_GetITStatus(TIM6, TIM_IT_Update) != RESET)
   // Обнулить бит обрабатываемого прерывания
  TIM_ClearITPendingBit(TIM6, TIM_IT_Update);
   // Инвертировать состояние светодиодных индикаторов
  GPIO_Write(GPIOC, GPIO_ReadOutputData(GPIOC) ^ (LED1 | LED2));
// Главный модуль программы
int main()
  init leds():
  GPIO_SetBits(GPIOC, LED1);
  GPIO_ResetBits(GPIOC, LED2);
  init_timer_TIM6();
  while (1)
     // Место для других команд
```

В данной программе функция задержки вызывается один раз, после чего процессор может выполнять другие операции, а таймер будет регулярно формировать прерывания с заданным интервалом задержки. Аналогичную программу можно написать и для таймера ТІМ7. Отличие такой программы будет состоять в именах регистров и названии обработчика прерывания. Обработчик прерывания таймера ТІМ6 имеет одну особенность,

## STMICROELECTRONICS «ПОДРУЖИЛА» ANDROID 5.0 С ТВ-ПРИСТАВКАМИ

Компания **STMicroelectronics**, являющаяся мировым лидером в сфере полупроводниковых технологий, объявила о выпуске платформы на базе системы Android 5.0 Lollipop.

Новая платформа предоставит пользователям возможность наслаждаться Android TV со всеми преимуществами полноценной экосистемы Android, включая популярные игры для Android, приложения и другие сервисы. Данные возможности доступны благодаря уникальным механизмам безопасности, встроенным в ST SoC-устройства, в сочетании с точным декодированием, транскодированием и обработкой графики.

Отныне доступная платформа Android 5.0 на основе STiH412 изобилует наиболее продвинутыми функциями для сет-топ-боксов, среди которых особая SoC-архитектура, сочетающая ультрасовременные возможности обработки графики и высокоэффективные разгрузочные процессоры, а также возможности транскодирования, позволяющие раздавать вещательный контент на смартфоны, планшеты или второй ТВ-экран без дополнительных пропускных каналов широкополосного подключения.

www.st.com

связанную с тем, что вектор обработки прерывания этого таймера объединен с прерыванием от цифро-аналогового преобразователя (ЦАП). Поэтому в функции обработчика прерывания выполняется проверка источника прерывания. Подробнее ознакомиться с таймерами микроконтроллера STM32 можно на сайте St.com [2].

Для таймера существует множество других задач, описанных выше, которые он может успешно решить. Поэтому его применение в программе значительно облегчает нагрузку на процессор и делает программу эффективнее.

#### Литература:

- 1. www.st.com.
- 2. www.st.com/web/en/resource/ technical/document/reference\_manual/ CD00246267.pdf.

 <sup>\*</sup> Статья перепечатана из журнала «Современная электроника», № 9, 2013 г., с разрешения редакции, тел. +7 (495) 232-00-87, www.soel.ru